圖1TLC2543的封裝
引腳號(hào)
名稱
I/O
說(shuō)明
1~9,11,12
AIN0~AIN10
I
模擬量輸入端。11路輸入信號(hào)由內(nèi)部多路器選通。對(duì)于4.1MHz的I/OCLOCK,驅(qū)動(dòng)源阻抗必須小于或等于50Ω,而且用60pF電容來(lái)限制模擬輸入電壓的斜率
15
I
片選端。在端由高變低時(shí),內(nèi)部計(jì)數(shù)器復(fù)位。由低變高時(shí),在設(shè)定時(shí)間內(nèi)禁止DATAINPUT和I/O CLOCK
17
DATAINPUT
I
串行數(shù)據(jù)輸入端。由4位的串行地址輸入來(lái)選擇模擬量輸入通道
16
DATA OUT
O
A/D轉(zhuǎn)換結(jié)果的三態(tài)串行輸出端。為高時(shí)處于高阻抗?fàn)顟B(tài),
為低時(shí)處于激活狀態(tài)
19
EOC
O
轉(zhuǎn)換結(jié)束端。在最后的I/OCLOCK下降沿之后,EOC從高電平變?yōu)榈碗娖讲⒈3值睫D(zhuǎn)換完成和數(shù)據(jù)準(zhǔn)備傳輸為止
10
GND
地。GND是內(nèi)部電路的地回路端。除另有說(shuō)明外,所有電壓測(cè)量都相對(duì)GND而言
18
I/O CLOCK
I
輸入/輸出時(shí)鐘端。I/OCLOCK接收串行輸入信號(hào)并完成以下四個(gè)功能:(1)在I/O CLOCK的前8個(gè)上升沿,8位輸入數(shù)據(jù)存入輸入數(shù)據(jù)寄存器。(2)在I/OCLOCK的第4個(gè)下降沿,被選通的模擬輸入電壓開始向電容器充電,直到I/OCLOCK的最后一個(gè)下降沿為止。(3)將前一次轉(zhuǎn)換數(shù)據(jù)的其余11位輸出到DATA OUT端,在I/OCLOCK的下降沿時(shí)數(shù)據(jù)開始變化。(4)I/OCLOCK的最后一個(gè)下降沿,將轉(zhuǎn)換的控制信號(hào)傳送到內(nèi)部狀態(tài)控制位
14
REF+
I
正基準(zhǔn)電壓端。基準(zhǔn)電壓的正端(通常為Vcc)被加到REF+,最大的輸入電壓范圍由加于本端與REF-端的電壓差決定
13
REF-
I
負(fù)基準(zhǔn)電壓端。基準(zhǔn)電壓的低端(通常為地)被加到REF-
20
Vcc
電源
圖216時(shí)鐘傳送時(shí)序圖(使用,MSB在前)
圖316時(shí)鐘傳送時(shí)序圖(不使用,MSB在前)