TLC2543引腳圖及引腳功能說明
TLC2543引腳圖及引腳功能說明
TLC2543有兩種封裝形式:DB、DW或N封裝以及FN封裝,這兩種封裝的引腳排列如圖1,引腳說明見表1。

圖1TLC2543的封裝
引腳號
|
名稱
|
I/O
|
說明
|
1~9,11,12
|
AIN0~AIN10
|
I
|
模擬量輸入端。11路輸入信號由內部多路器選通。對于4.1MHz的I/OCLOCK,驅動源阻抗必須小于或等于50Ω,而且用60pF電容來限制模擬輸入電壓的斜率
|
15
|

|
I
|
片選端。在 端由高變低時,內部計數器復位。由低變高時,在設定時間內禁止DATAINPUT和I/O CLOCK
|
17
|
DATAINPUT
|
I
|
串行數據輸入端。由4位的串行地址輸入來選擇模擬量輸入通道
|
16
|
DATA OUT
|
O
|
A/D轉換結果的三態串行輸出端。 為高時處于高阻抗狀態, 為低時處于激活狀態
|
19
|
EOC
|
O
|
轉換結束端。在最后的I/OCLOCK下降沿之后,EOC從高電平變為低電平并保持到轉換完成和數據準備傳輸為止
|
10
|
GND
|
|
地。GND是內部電路的地回路端。除另有說明外,所有電壓測量都相對GND而言
|
18
|
I/O CLOCK
|
I
|
輸入/輸出時鐘端。I/OCLOCK接收串行輸入信號并完成以下四個功能:(1)在I/O CLOCK的前8個上升沿,8位輸入數據存入輸入數據寄存器。(2)在I/OCLOCK的第4個下降沿,被選通的模擬輸入電壓開始向電容器充電,直到I/OCLOCK的最后一個下降沿為止。(3)將前一次轉換數據的其余11位輸出到DATA OUT端,在I/OCLOCK的下降沿時數據開始變化。(4)I/OCLOCK的最后一個下降沿,將轉換的控制信號傳送到內部狀態控制位
|
14
|
REF+
|
I
|
正基準電壓端。基準電壓的正端(通常為Vcc)被加到REF+,最大的輸入電壓范圍由加于本端與REF-端的電壓差決定
|
13
|
REF-
|
I
|
負基準電壓端。基準電壓的低端(通常為地)被加到REF-
|
20
|
Vcc
|
|
電源
|